2012-2015
![]() |
![]() |
![]() |
![]() |
![]() |
![]() |
![]() |
![]() ![]() |
|
Projets de l'équipe CIAN (en cours)Projets UPMC
Projets nationauxConception d'un accélérateur matériel hybride à base de FPGA Habib MEHREZ (CIAN), Roselyne CHOTIN-AVOT (CIAN) Partenaires : Bull, CEA, Reflex Projets européensProjets internationaux
Projets terminés
Heterogeneous Inception The general goal of H-INCEPTION is to develop and deploy a unified design environment for virtual prototyping of multi-domain microelectronics assisted systems to overcome the challenges related to their specification, dimensioning and verification. Marie-Minerve LOUERAT (CIAN), François PECHEUX (CIAN) Partenaires : AlphaSip, Atrenta, Coventor, Continental, Dizain-Sync, Fraunhofer Institute, ST Microelectronics, Magillem Design Services, Oce, Reden, SmartSigns, IMEC, EPFL, INL, TU Delft, University Cantabria, University Zaragosa Start : juin 2012 -- End : December 2015
Marie-Minerve LOUERAT (CIAN), Hassan ABOUSHADY (CIAN), François PECHEUX (ALSOC) Partenaires : Infineon, Bosch, Fraunhofer Institute, TUV, ST Microelectronics, Magillem Design Services, CEA-LETI, TIMA, NXP, Dizain-Sync, TIWMC, TU Delft, IMEC-NL, EPFL Début : juin 2008 -- Fin : septembre 2011
Pragmatic solution for parasitic-immune design of electronics ICs for automotiveRamy ISKANDER (CIAN) Coordinator, Marie-Minerve LOUERAT (CIAN), Jean-Paul Chaput (LIP6) Partenaires : AdMOS, amsAG, Continental, STMicroelectronics, Valeo, EPFL, LAAS
Verification for heterogeneous Reliable Design and Integration Marie-Minerve LOUERAT (CIAN), François PECHEUX (ALSOC), Ramy ISKANDER (CIAN) Partenaires : Infineon, Fraunhofer Institute, Magillem Design Services, NXP, Continental (France et Allemagne) Site permanent du projet hébergé à l'Institut Fraunhofer de Dresde, Allemagne Lire le Résumé (or the abstract if you have selected English Flag) Début : septembre 2011 - Fin : août 2014
Conception d'un FPGA tolérant aux défauts Habib MEHREZ, Roselyne CHOTIN-AVOT Partenaires : Telecom ParisTech, TIMA
Cette activité adresse les défis de génération d'horloge dans les systèmes sur puce numériques complexes. Démarrée en 2006 à CIAN, elle a été financée par l'ANR à travers les projets HODISS et HERODOTOS. Les partenaires de cette activité sont CEA-LETI, Supélec et Ecole Centrale de Lyon (laboratoire Ampère). Lien vers la page du laboratoire dédiée au thème.
Pirouz BAZARGAN-SABET Partenaires : Japon : Tohuku University (coordinateur), Kobe University, University of Electro-Communications - Tokyo, National Institute of Advanced Industrial Science and Technology France : TeleCom-ParisTech (coordinateur), SAFRAN - Morpho
Hassan ABOUSHADY, Habib MEHREZ Partenaires : FlexRAS Technologies, ITESM, CINVESTAV
Mise en oeuvre d'une source d'électricité puisant l'énergie dans son environnement immédiat Dimitri GALAYKO Partenaires : CEA-LETI, ESIEE, TIMA WASABI : Wireless system And SystemC-AMS, Basic Infrastructure
Marie-Minerve LOUERAT (CIAN), Hassan ABOUSHADY (CIAN), François PECHEUX (ALSOC) Partenaires : IEMN, Magillem Design Systems, ST Microelectronics Début : janvier 2008 -- Fin : septembre 2011
|