-
-
-
-
-
-
-
HomeSite map
SoC/Jobs offers/Internships/2009-2010/CIAN 11 (Circuits) Print page

Convertisseur Analogique-Numérique Sigma-Delta Large-Bande avec quantificateur VCO

CONTEXTE

La modulation Sigma-Delta est une technique répandue pour la conversion analogique-numérique. Cette technique est basée sur le sur-échantillonnage et la mise en forme du bruit de quantification. Un modulateur Sigma-Delta est composé d'un filtre, d'un quantificateur et d'un convertisseur numérique-analogique. Pour les applications à large bande passante, un quantificateur multi-bit est utiisé afin de réduire la fréquence d'échantillonnage du modulateur.


Le quantificateur multi-bit est le plus souvent un convertisseur analogique-numérique de type FLASH. Ce type de conversion analogique-numérique nécessite la réalisation de plusieurs niveaux de quantification en divisant la tension d'alimentation en des incréments de Vdd/N à l'aide d'une échelle resistive. Sachant que dans les nouvelles technologies CMOS la tension d'alimentation est de l'ordre de 1.2V ou 1.0V, il est difficile de réaliser des comparateurs sensibles à des variations de l'ordre de Vdd/N.

Ce quantificateur FLASH peut être remplacé par un quantificateur VCO. En effet, la sortie d'un VCO est un signal temporel dont la fréquence dépend de la tension analogique en entrée. Une sortie quantifiée peut être obtenue en comptant le nombre de transitions dans une période d'horloge donnée.

OBJECTIFS

Dans ce travail, nous voulons étudier la possibilité d'utiliser un quantificateur VCO dans un modulateur Sigma-Delta temps-continu.

DESCRIPTION 

• Étudier les caractéristiques des quantificateurs VCO. 

• Étudier l'effet induit par l'introduction d'un quantificateur VCO dans un modulateur Sigma-Delta.

• Conception d'un modulateur Sigma-Delta large-bande avec un quantificateur VCO. 

REFERENCES

[1]   M. Straayer and M. Perrott, “A 12-bit 10-MHz bandwidth, continuous-
time sigma-delta ADC with a 5-bit, 950-MS/S VCO-based quantizer,”
IEEE J. Solid-State Circuits, vol. 43, no. 4, pp. 805–814, Apr. 2008.
 

COMPETENCES REQUISES

- Conception de circuits intégrés analogiques et RF.

 

ENCADRANT

Hassan Aboushady, Maitre de conferences, Hassan.Aboushady@lip6.fr, http://www-asim.lip6.fr/~hassan

 

REMUNERATION

Ce stage sera rémunéré pendant toute la durée du stage.

LIEU

Laboratoire LIP6,

Département SoC (System on Chip),

Equipe Circuits Intégrés Analogiques et Numériques

LIP6 LIP6-SoC LIP6 CNRS UPMC